Institute of Information Theory and Automation

You are here

Bibliography

Conference Paper (international conference)

Reconfigurable image processing architecture with simulink prototyping support

Schier Jan, Kovář Bohumil, Zemčík P., Herout A., Beran V.

: Technical Computing Prague 2005. 13th Annual Conference Proceeding, p. 1-4 , Eds: Moler C., Procházka A., Walden B.

: MATLAB 05. Annual Conference of Technical Computing Prague 2005 /13./, (Praha, CZ, 15.11.2005)

: CEZ:AV0Z10750506

: 1ET400750408, GA AV ČR

: embedded image processing, FPGA, DSP

(eng): A novel concept of an embedded image processing architecture is presented in the paper. This architecture is based on an interconnection of a programmable logical chip with a digital signal processor. Both these devices have characteristic that complement well each other for broad-class of data-intensive image-and video-processing tasks. For efficient utilization of such device, a multi-level configuration system is needed. The paper describes both the HW and SW architecture of the system.

(cze): Článek pojednává o inovativní architektuře pro zpracování obrazu, založené na propojení programovatelného logického obvodu se dignálovým procesorem. Obě tato zařízení se vzájemně doplňují svými charakteristikami, a jejich kombinace je výhodná pro řadu datově intenzivních úloh zpracování obrazu a videa. Pro efektivní využití takovéhoto zařízení je třeba vyvinout víceúrovňový konfigurační systém. V článku je popsána jak jeho hardwarová, tak softwarová architektura.

: 09H

: JC

2019-01-07 08:39