Institute of Information Theory and Automation

You are here

Bibliography

Electronic Document

Implementace akcelerátoru pro výpočet pro výpočet věrohodnostní funkce

Kvasnička M., Heřmánek Antonín, Kuneš Michal

: ÚTIA AV ČR, (Praha 2007)

: CEZ:AV0Z10750506

: 1M0567, GA MŠk

: FPGA, CAF, PCL systems

(cze): Jedním z klíčových problémů v pasivní keherentní lokaci (PCL) je efektivní a numericky přesný výpočet věrohodnostní funkce (CAF). Ve zprávě jsou presentovány první výsledky implementaceCAF funkce na platformě FPGA.

(eng): One of key problems in passive coherent location (PCL) is effective and accurate computation of the cross ambiguity function (CAF). This function is related to the direct signal and signals reflected from localized targets. In this work we present a development of optimal (numerically effective and sufficiently accurate) implementation of the HW architecture based on FPGA for CAF computation, which will be suitable for future real-time PCL systems.

: 09H, 09I

: JC

2019-01-07 08:39