Ústav teorie informace a automatizace

Jste zde

Bibliografie

Conference Paper (international conference)

Passive coherent location FPGA implementation of the cross ambiguity function

Heřmánek Antonín, Kvasnička M., Pelant M., Plšek R.

: Proceedings of SPIE: Signal Processing Symposium 2005, p. 1-7

: Signal Processing Symposium 2005, (Wilga, PL, 03.06.2005-05.06.2005)

: CEZ:AV0Z10750506

: CAF, FPGA, signal processing, passive coherent location

(eng): One fo key problem in passive coherent location (PCL) is effective and accurate computation of the cross ambiguity function (CAF). The CAF represent power spectral density distribution of the cross correlation between direct and reflected signals. Regarding above mentioned reason has to be important develop optimal implementation of the HW architecture based on FPGA for CFA computation. The paper presents design of the PC accelerator card for CAF computation based on Xilinx FPGA processor.

(cze): Základním problémem pasivní koherentní lokace (PCL) je rychlý a přesný výpočet věrohodnostní funkce (CAF). Věrohodnostní funkce představuje výkonovou spektrální hustotu kroskorelační funkce mezi přímím a odraženým signálem. Pro realizaci PCL systému je proto nezbytné vyvynout HW akcelerator pro výpočet CAF. Tento příspěvek presentuje návrh akcelerátoru pro PC pro výpočet CAF založeném na FPGA obvodu od firmy Xilinx.

: 09J, 17I

: JC

07.01.2019 - 08:39