Ústav teorie informace a automatizace

Jste zde

Bibliografie

Conference Paper (international conference)

RLS Lattice Algorithm with Order Probability Evaluation as an Accelerator

Pohl Zdeněk, Tichý Milan

: Proceedings 2007 International Conference on Field Programmable Logic and Applications (FPL), p. 774-777 , Eds: Bertels Koen, Najjar Walid, Genderen Arjan, Vassiliadis Stamatis

: International Conference on Field Programmable Logic and Applications. FPL 2007, (Amsterdam, NL, 27.08.2007-29.08.2007)

: CEZ:AV0Z10750506

: 1M0567, GA MŠk, 027611, ECEC

: DSP, adaptive filter, logarithmic arithmetic, embedded processor, FPGA

(eng): A high performance RLS lattice filter with evaluation of an unknown order of identified system was implemented as an accelerator for the Microblaze processor. The accelerator hardware can fully exploit parallelisms in the algorithm and remove load from a microprocessor. The optimal logarithmic number system implementation of the RLS lattice IP core was used. The solution makes possible evaluation of the RLS lattice filter of order 256 at 8 kHz sampling rate in the best case. The implementation outperforms software solution up to 74 times and it is also performing 40% faster than other known solutions.

(cze): Článek se zabývá implementací adaptivního filtru RLS lattice a jeho využitím jako akcelerátor vestavěného procesoru Microblaze. Takový akcelerátor je schopen využít paralelismu v RLS algoritmu a sejmout tak zátěž z procesoru. Pro implementaci filtru byla použita logaritmická aritmetika. Výsledné řešení umožňuje implementovat adaptivní filtr řádu až 256 pracující s vzorkovací frekvencí 8 kHz, což představuje 74-násobné zrychlení oproti řešení využívající pouze procesor.

: JC

07.01.2019 - 08:39