Bibliography
Conference Paper (international conference)
FPGA implementation of recursive QR update using LNS arithmetic
,
: Proceedings of the 4th IEEE Benelux Signal Processing Symposium, p. 1-4
: SPS 2004 /4./, (Hilvarenbeek, NL, 15.04.2004-16.04.2004)
: CEZ:AV0Z1075907
: LN00B096, GA MŠk
: givens rotations, FPGA, logarithmic arithmetic
(eng): The paper describes in detail an FPGA implementation of the QR update algorithm with Givens rotations using the High Speed Logarithmic Arithmetic (HSLA) library. This library is based on integer computations with logarithmic equivalents of the floating-point numbers. An important advantage of this approach is low latency and accurate computation (comparable with single-precision floating point) of the operations.
(cze): Článek přináší detailní popis FPGA implementace algoritmu pro QR aktualizaci pomocí Givensových rotací s použitím knihovny High Speed Logarithmic Arithmetic (HSLA). Tato knihovna využívá celočíselných výpočtů na logaritmých ekvivalentech čísel v plovoucí řádové čárce. Výhodou tohoto přístupu je malá latence výpočtů a přesnost aritmetických operací (srovnatelná s výpočty v plovoucí řádové čárce s jednoduchou přesností)
: 090
: JA