Ústav teorie informace a automatizace

Jste zde

Oddělení zpracování signálů

Zástupce vedoucího: 
Telefon: 
266052216
Publikace ÚTIA: 
seznam

SP Logo Oddělení se zaměřuje na výzkum, vývoj a implementaci pokročilých algoritmů pro digitální zpracování signálu (DSP), a to především v oblasti zpracování audio a video signálů. Naše znalosti se opírají o zkušenosti s Bayesovským přístupem k adaptivní rekursivní identifikaci lineárních systémů s proměnnými parametry.

Cílovou platformou jsou programovatelná hradlová pole (FPGA). Pro specifikaci, modelování a verifikaci algoritmů používáme Matlab/Simulink. Algoritmy následně implementujeme v FPGA. Takto specializovaná řešení jsou určena zejména pro využití ve vestavěných systémech. Proto též zkoumáme vlastnosti algoritmů dovolující vysoce efektivní zpracování, tedy co nejmenší využití paměti, malé nároky na velikost čipu a nízkou spotřebu energie. Toho se dosahuje pomocí návrhu nových či modifikací existujících DSP algoritmů a využitím architekturních vlastností FPGA obvodů.

Cílem oddělení je také podpora průmyslových partnerů s komplexním řešením implementačních problémů. Klíčovým partnerem je technický vývoj ŠKODA AUTO a.s., kde se podílíme na vývoji elektronických systémů pro testování rozhraní řidič-vozidlo.

V oddělení pokračujeme ve vývoji metod bayesovské statistiky, a to směrem k odhadu směsí distribucí s různým rozdělení komponent. Teorie je využívána v praktických aplikacích (magistrát hl.m. Prahy, nemocnice Motol). Je také vyučována na FD ČVUT v Praze.

Oddělení má bohaté zkušenosti s projekty ve výzkumu a vývoji, které jsou financovány z rámcových programů EU i národními grantovými agenturami. V současné době se oddělení podílí na řešení mezinárodních projektů společné technologické iniciativy ECSEL.

Mezi další aktivity oddělení patří i dlouhodobá účast při tvorbě mezinárodních technických standardů.

Presentace a videa připravené pro hodnocení oddělení 2015 - 2019.

27.01.2023 - 12:59

Detaily

Ing. Jiří Kadlec CSc.
Mgr. Milada Kadlecová
Ing. Lukáš Kohout
Ing. Raissa Likhonina Ph.D.
Ing. Radim Matulík
Doc. Ing. Ivan Nagy CSc.
Dr. Ing. Jiří Plíhal
Ing. Zdeněk Pohl Ph.D.
Doc. Ing. Evženie Uglickich CSc.
Období: 2014 - 2017
PANACHE is the ENIAC KET Pilot Line project addresses subprogram 6. Design technologies and 7. Semiconductor process and integration. PANACHE project objective is to set-up a pilot line for embedded Flash technology design and manufacturing platform for the prototyping of innovative microcontrollers in Europe.
Období: 2014 - 2017
THINGS2DO is the ENIAC KET Pilot Line project addresses subprogram 3. Energy Efficiency, 6. Design technologies and 4. Health and Ageing Socity. THINGS2DO project is focused on building the Design and Development Ecosystem for FD-SOI-technology. This technology is uniquely positioned to take advantage of some very distinct strengths of the European Semiconductor Industry.
Období: 2012 - 2015
The overall objective is to develop advanced packaging for power supply components and new generation memory systems having application on Electric and ICE propelled vehicles. One of the main challenges of the introduction of the electronic systems in the automotive, in particular for electrified vehicles, is the reliability and the availability of the power supply systems, which must assure the
Období: 2011 - 2018
Project 6002 is aimed to the improvement liaison between theory and practice and to adjustment near interrelationships in terms of provision § 51 Civil Code about cooperation in the field of Research and Development, particularly in research projects and transfer technology including fundamental and applied research as well at education process and searching specialists for scientific work. Par
Období: 2011 - 2014
Ideal-ist "partner search network" podporuje výzkumné organizace a firmy, které se chtějí zapojit do projektů 7. rámcového programu EU v tématické prioritě ICT - Informační a komunikační technologie. Síť je tvořena 70 partnery ze zemí EU, asociovaných států, ze zemí východní a jižní Evropy a dále z Číny, Brazílie, Indie a Jižní Afriky.
16.06.2016
Ing. Raissa Likhonina z oddělení ZS obdržela cenu děkana Fakulty dopravní ČVUT ve studentské kategorii celostátní...
14.04.2011
Článek "Instruction Set Extensions for Multi-Threading in LEON3" presentovaný na konferenci DDECS 2010, IEEE...
26.01.2011
Naši kolegové Jan Schier a Bohumil Kovář získali Cenu za nejlepší článek (Best paper award) za svůj příspěvek Automated...